logo
メッセージを送る
LINK-PP INT'L TECHNOLOGY CO., LIMITED
製品
ニュース
> ニュース >
約会社のニュース 電磁干渉 (EMI) とその重要性
イベント
接触
接触: LINK-PP Global
ファクシミリ: 86-752-3161926
今接触
私達を郵送しなさい

電磁干渉 (EMI) とその重要性

2025-11-12
Latest company news about 電磁干渉 (EMI) とその重要性

 

電磁妨害 (EMI) について

 

電磁妨害 (EMI)電子回路の通常の動作を妨害する不要な電気ノイズを指します。イーサネット システムや高速通信デバイスでは、EMI が原因で次のような問題が発生する可能性があります。信号の歪み、パケット損失、および不安定なデータ伝送— すべてのハードウェアまたは PCB 設計者が排除しようとしている問題。

 


 

電子システムにおける EMI の原因

 

EMIは両方から発生します実施したそして放射されたソース。一般的な原因は次のとおりです。

 

  • スイッチングレギュレータまたはDC/DCコンバータ高周波ノイズを発生させるもの
  • クロック信号そしてデータ行高速エッジレート
  • 不適切な接地または不完全なリターンパス
  • PCB レイアウトが悪い大電流ループを形成する
  • シールドされていないケーブルまたはコネクタ

 

イーサネット通信では、これらの干渉がツイストペアに結合する可能性があります。、原因となるコモンモードノイズ放射するものEMIとして。

 


 

電磁妨害の種類

最新の会社ニュース 電磁干渉 (EMI) とその重要性  0

 

タイプ 説明 代表的なソース
伝導EMI ノイズはケーブルや電力線を伝わります 電力変換器、ドライバー
放射EMI ノイズは電磁波として空間に放射されます。 時計、アンテナ、トレース
過渡EMI ESDまたはスイッチングイベントによる突然のバースト コネクタ、リレー

 


 

EMI と EMC: 主な違い

その間EMI干渉を指しますによって生成されるまたは影響を与えるデバイス、EMC (電磁両立性)システムが電磁環境内で正しく動作することを保証します。つまり、過剰な干渉を発したり、干渉に過度に敏感になったりすることはありません。

 

学期 集中 設計目標
EMI 放射と騒音源 排出レベルを下げる
EMC システム耐性 耐久性と安定性の向上

 

 


 

イーサネットハードウェアにおけるEMIの低減

 

プロの設計者は、次のようなさまざまな角度から EMI 低減にアプローチします。

 

  1. インピーダンスマッチング:ノイズを増幅する信号の反射を防ぎます。
  2. 差動ペアのルーティング:対称性を維持し、コモンモード電流を最小限に抑えます。
  3. グラウンディング戦略:連続したグランドプレーンと短いリターンパスにより、ループエリアが減少します。
  4. コンポーネントのフィルタリング:使用コモンモードチョークそして磁気高周波抑制に。

 


 

EMI低減におけるLANトランスの役割

 

LANトランスによって制作されたものなど、リンクPP、で重要な役割を果たしますイーサネット PHY 信号の分離そしてコモンモードノイズのフィルタリング

 

EMI抑制メカニズム:

 

  • コモンモードチョーク (CMC):コモンモード電流に対する高インピーダンスにより、ソースでEMIをブロックします。
  • 磁気コアの設計:最適化されたフェライト材料により、高周波漏れを最小限に抑えます。
  • 巻線の対称性:バランスのとれた差動信号を保証します。
  • 統合されたシールド:ポートと外部放射間の結合を低減します。

 

これらの設計上の選択により、EMI規格への準拠のようにFCCクラスBそしてEN55022を維持しながら高いシグナルインテグリティイーサネットリンク全体で。

 


 

LINK-PP ディスクリート磁気トランス — 低 EMI 向けに設計

 

リンクPPディスクリート磁気トランスは、10/100/1000Base-T イーサネット システムのパフォーマンス要求を満たすように設計されています。

 

EMI 指向の主な利点:

 

  • 優れたノイズ抑制を実現する統合コモンモードチョーク
  • 最大 1500 Vrms の絶縁電圧
  • RoHS準拠の材料
  • PoE、ルーター、産業用イーサネットアプリケーション向けに最適化

 

これらのトランスにより、設計者は次のことを実現できます。堅牢なイーサネット接続打ち合わせ中厳格なEMCコンプライアンス要件。

 


 

EMI低減のための実践的な設計のヒント

 

  1. 高速トレースは短く、密結合にしてください。
  2. LAN トランスを RJ45 コネクタの近くに配置します。
  3. リターン パスの近くにグランド ステッチング ビアを使用します。
  4. 磁気の下でグランドプレーンが分割されるのを避けてください。
  5. 100Ω ラインには差動インピーダンス制御を使用します。

 

これらの実践に従う — と組み合わせるLINK-PPのトランス技術— PCB設計者がレイアウトを作成するのに役立ちます優れたEMI耐性そして信頼性の高いイーサネットパフォーマンス

 


 

結論

 

最新の高速通信システムでは、EMI 制御はオプションではなく、必須です。 EMI メカニズムを理解し、最適化された LAN トランスを統合することで、ハードウェア エンジニアは、よりクリーンな信号、強化された EMC パフォーマンス、より安定したネットワーク動作を実現できます。

 

LINK-PP の全製品をご覧ください。イーサネット磁気コンポーネントEMI の課題に対して次の PCB 設計を強化します。