logo
メッセージを送る
LINK-PP INT'L TECHNOLOGY CO., LIMITED
製品
ニュース
> ニュース >
約会社のニュース 高速PCBとネットワーク設計におけるクロスストークの理解
イベント
接触
接触: LINK-PP Global
ファクシミリ: 86-752-3161926
今接触
私達を郵送しなさい

高速PCBとネットワーク設計におけるクロスストークの理解

2025-09-22
Latest company news about 高速PCBとネットワーク設計におけるクロスストークの理解

 

紹介

 

クロスストーク (Crosstalk) とは,電子回路において,一つの線路またはチャンネルで送信された信号が,意図せず隣接する線路の信号を誘発する一般的な現象である.高速ネットワークとPCB設計において信号の整合性を損なうこと,ビットエラー率を増加させ,電磁気干渉 (EMI) を引き起こします.ネットワークエンジニアがEthernetで作業するPCB設計者にとって重要ですPCIe,USB,その他の高速インターフェース

 


 

クロスストークとは?

 

横断通信は,隣接する信号線間の電磁結合が1つの線 (電磁信号線) からエネルギーを移転すると発生します.攻撃者) に他 (の犠牲者) この望ましくない結合は,タイミングの誤り,信号の歪み,敏感な回路の騒音を引き起こす可能性があります.

 


 

クロスストークの種類

 

近端クロスストック (NEXT)

  • 攻撃源と同じ端で測定する.
  • 高速の差異信号で 重要なことです 早期の干渉が信号の質を低下させるからです

遠端クロスストーク (FEXT)

  • 被害者の直径の端で 攻撃者の直径の反対側で 測定した
  • 長い痕跡と高い周波数で より重要になります

差異交差音声

  • 差分対差分と差分対単端結合を含む.
  • 特にEthernet,USB,PCIe,DDRメモリインターフェイスには重要です.

 


 

クロス ストーク の 原因

 

  • 追跡距離:距離が狭い痕跡は電容性・感電性結合を増加させる.
  • パラレルルーティング:長い並列列の痕跡が 結合効果を増幅します
  • 阻力不一致:特性インピーダンスの不連続は信号結合を悪化させる.
  • レイヤースタックアップ:戻り路線が悪くなったり 地面機が不足していたりすると 交差音が上がります

 


 

横断音波を測定する

 

交差音は通常,デシベル (dB)被害者に発生した電圧と攻撃者に発生した電圧の比率を定量化します

 

基準とツール

  • TIA/EIA-568: 扭曲ペアイーサネットケーブルの NEXT と FEXT の限界を定義する.
  • IEEE 802 について3: イーサネット信号の完整性要件を指定する.
  • IPC-2141/IPC-2221:PCBの痕跡間隔と結合ガイドラインを提供します.
  • シミュレーションツールSPICE,HyperLynx,そしてKeysight ADSは,プレレイアウト予測のために

 


 

クロス ストーク の 影響

 

  • シグナル・インテグリティ問題タイミング違反,振幅の誤り,緊張
  • ビットエラー:高速デジタル通信で BER が増加します
  • 電気磁気干渉放射線排出に寄与し,規制の遵守に影響を与えます
  • システムの信頼性:マルチギガビットイーサネット,PCIe,USB4とDDRメモリシステムで重要です

 


 

緩和策

 

1PCBレイアウト技術

  • 高速線路間の距離を増やす
  • 制御されたインピーデンスで 経路の差分ペアをつなげます
  • 戻り道とシールドを備える地面機を導入する.
  • パラレル追跡を減らすために 段階的なルートを使用します

2信号の整合性に関する慣行

  • 高速線を正しく切断して反射を最小限に抑える.
  • 重要な信号に 守護線やシールドを使う
  • トレースインピーデンスを 維持する

3ケーブル設計 (Twisted-Pairシステム)

  • 扭曲したペアは 違いの交差音を自然に消す
  • ペアの間の近端交差音を減らすためにペアを変えてください
  • EMI とペア間の結合を最小限にするために,シールドケーブル (STP) を使用します.

4シミュレーションとテスト

  • プレレイアウトシミュレーションでは 最悪のシナリオを予測しています
  • 製造後のテストは NEXT/FEXT の準拠を保証します.

 


 

結論

 

クロスストークは高速PCBとネットワーク設計における基本的な考慮事項です.そのメカニズム,測定方法,および緩和戦略を理解することで,エンジニアは信号の整合性を保ち,間違いを減らす適切な設計慣行,注意深いレイアウト,シミュレーションは,クロストークを最小限に抑え,信頼性のある高性能電子システムを構築する鍵です.